Creeaza.com - informatii profesionale despre


Evidentiem nevoile sociale din educatie - Referate profesionale unice
Acasa » tehnologie » electronica electricitate
Numaratoare electronice asincrone

Numaratoare electronice asincrone


Numaratoare electronice asincrone

Competente:

Identifica componente electronice

Analizeaza montaje cu circuite integrate digitale

Numaratoare electronice asincrone

Sa analizam succesiunea de numere de la 0 la 7 scrise in cod binar:

Tabelul 26

 

Nota: MSB = (Engl) Most Significant Bit ( Rom: bitul cel mai semnificativ)

LSB = (Engl) Least Significant Bit (Rom: bitul cel mai puțin semnificativ)

B = basculare (trecerea din 0 in 1 sau din 1 in 0)

Concluzie:

a) valoarea primului bit (LSB bitul cel mai putin semnificativ) basculeaza (comuta) la cresterea cu o unitate a oricarui numar

b) valoarea bitului al doilea basculeaza (comuta) totdeauna ca o consecinta a tranzitiei in zero a primului bit

c) valoarea bitului al treilea (MSB bitul cel mai semnificativ) basculeaza (comuta) totdeauna ca o consecinta a tranzitiei in zero a celui de-al doilea bit

Pentru implementarea unei astfel de scheme logice,

Se va asocia fiecarui bit al numarului un bistabil de tip JK cu J=K=1

Intrarea de tact a fiecarui bistabil va fi legata de iesirea bistabilului anterior

Comanda bistabilului JK se va face pe frontul crescator al impulsului de comanda, iar iesirea comuta pe frontul descrescator, in functie de valorile lui J si K de pe frontul crescator.

Utilizand acest procedeu se poate realiza un numarator asincron prin conectarea in cascada a N bistabili, respectand conditia: QK-1 sa fie comutat cu CLKK, iar pe intrarea de ceas a primului bistabil de tip JK sa fie aplicate impulsurile de numarare.

Exemplu

numarator electronic asincron in baza 8

Figura 47

 

Diagrama de evoluție a starilor:

Figura 48

 



2. Numarator electronic asincron cu capacitatea N=6

Numarul de bistabili necesar: 6≤23 , deci n=3

Tabelul de adevar care descrie evolutia starii iesirilor:

TACT

QA (20)

QB(21)

QC(22)

Tabelul 27

 

Este necesar ca numaratorul sa fie impiedicat sa evolueze de la 5 la 6 (011), combinatia trebuind sa-l aduca in starea 0.

Se conecteaza un circuit NAND la iesirile QB si QC, a carui iesire se conecteaza la intrarile de RESET ale celor trei CBB.

Figura 49

 


Diagrama de evoluție a starilor:

Figura 50

 





Politica de confidentialitate


creeaza logo.com Copyright © 2024 - Toate drepturile rezervate.
Toate documentele au caracter informativ cu scop educational.